文部科学省科学研究費補助金「新学術領域研究」3次元半導体検出器で切り拓く新たな量子イメージングの展開

ニュース記事

 

第 3 回 SOI ピクセル検出器設計講習会

 

Last modified 2016/08/28

 

SOI ピクセル検出器設計講習会を以下のように行います.

場所:高エネルギー加速器研究機構 先端計測開発棟 208 室

日程: 2016 年 8 月 29 日(月) から 31 日(水)

対象: MPW ランサブミット予定の方(中級編)

定員: 10 名程度

収容人数に限りがありますので,MPW ランサブミット予定の方を優先させていただきます.
予めご了承ください.

参加申し込み締め切りは 8 月10日(水)予定です.

 

[受講者の方へ]

当日受付開始は 8:30 からです。

講習会は 9:00 開始です。

 

[講習会プログラム]

プログラム詳細はこちら

soi_august と入力してください。

 

講師

亀濱博紀(静岡大学)

武田彩希(京都大学)

山田美帆(KEK)

 

1日目

ピクセル部回路設計・検証(SPICE シミュレーション)

SOI プロセスについて(倉知郁生氏,KEK)

TCAD シミュレーションについて(浜崎竜太郎氏,総研大)

ピクセル部レイアウト

(18 時より懇親会)

 

2日目

ピクセル部レイアウト(DRC,LVS)

コア部回路設計・検証(ピクセルアレイと周辺回路の接続,SPICE シミュレーション)

コア部レイアウト

 

3日目

コア部レイアウト(DRC,LVS)

I/O リングについて(新井康夫氏,KEK)

トップセル回路設計・検証(SPICE シミュレーション)

トップセルレイアウト(DRC,LVS)

 

[講習会参加希望の方へ]

本講習会は SOI ピクセル検出器設計中級者が対象となっております(MPW ランへサブミット予定の方).
以下の点についてはすでに習得されているものとして,講習会を行う予定です.

- 基本的なアナログ回路(ソースフォロワなど)の動作原理を理解している

- virtuosoで回路図やレイアウトを描画することができる

- virtuosoでSPICEシミュレーションを実行することができる

- SPICEシミュレーションの結果を波形ビューワーで確認することができる

 

なお,実習を希望される方はご自身でノートPCをご用意ください.

こちらで端末の用意はありません.


サーバーへ ssh で接続し,X 端末として動作確認ができている Windows もしくは Mac のノート PC をご用意ください(VMWare 等を用いた Linux でも構いません).

必ず事前に必要ソフトウェアをインストールし,動作確認を行ってください.

ネットワーク環境については,KEK内の無線LAN(tsubaki-III)と有線LAN(FGクラスタ)をご使用いただけます.

また,当日には講習会のための一時的な無線LANのアクセスポイントも設置予定です.

 

以下のページより講習会参加申し込みをお願い致します.

日本人の方は日本語で入力をお願いします.

参加申込: 今年度の募集は終了しました。

 

交通アクセス

KEK まで: http://www.kek.jp/ja/Access/

先端計測開発棟 (地図上の I17): kek_map.pdf

 

懇親会

講習会 1 日目終了後 18 時から 21 時まで

月の宴(つくばクレオスクエア MOG 2 階)

 

地図 

三井住友銀行の横,もしくは筑波西武と Qt の間にある階段から 2 階のデッキに上がってください.

懇親会費は当日受付でお支払いください.

学生 2,500 円

スタッフ 4,000 円

 

世話人:

山田美帆(KEK,yamadami@post.kek.jp)